中图网文创礼盒,买2个减5元
欢迎光临中图网 请 | 注册
> >>
可编程逻辑器件及EDA技术

可编程逻辑器件及EDA技术

作者:李景华
出版社:东北大学出版社出版时间:2014-09-01
开本: 16开 页数: 496页
中 图 价:¥37.8(4.3折) 定价  ¥88.0 登录后可看到会员价
加入购物车 收藏
运费6元,满69元免运费
?快递不能达地区使用邮政小包,运费14元起
云南、广西、海南、新疆、青海、西藏六省,部分地区快递不可达
温馨提示:5折以下图书主要为出版社尾货,大部分为全新(有塑封/无塑封),个别图书品相8-9成新、切口
有划线标记、光盘等附件不全详细品相说明>>
本类五星书更多>

可编程逻辑器件及EDA技术 版权信息

  • ISBN:9787551707084
  • 条形码:9787551707084 ; 978-7-5517-0708-4
  • 装帧:一般胶版纸
  • 册数:暂无
  • 重量:暂无
  • 所属分类:>>

可编程逻辑器件及EDA技术 本书特色

本书在总结sopc技术实践的经验和体会基础上,新增了sopc技术的应用器件结构与工作原理、sopc的硬件设计和软件设计及其ip核应用技术等内容。特别详细讲解了quartus ⅱ7.0的使用方法,niosⅱ系统的软件、硬件设计过程和设计实例。 本书可作为高等院校电子信息工程、计算机应用、通信工程、微电子、自动控制类专业的本科生和研究生学习数字系统设计课的教材,也可作为电子系统设计工程师的技术参考书。

可编程逻辑器件及EDA技术 内容简介

本书可作为高等院校电子信息工程、计算机应用、通信工程、微电子、自动控制类专业的本科生和研究生学习数字系统设计课的教材,也可作为电子系统设计工程师的技术参考书。

可编程逻辑器件及EDA技术 目录

第1章 可编程器件和eda技术概述
1.1 eda技术的主要特征
1.2 eda技术的设计方法
1.3 可编程逻辑器件简介
1.3.1 从asic到fpga/cpid
1.3.2 cpld器件
1.3.3 fpga器件
1.4 可编程逻辑器件设计
1.4.1 可编程逻辑器件的设计流程
1.4.2 xilinx公司的ise开发工具概述
1.4.3 altera公司的quartusⅱ开发工具概述
1.5 可编程逻辑器件选型
1.5.1 cpld选择的方法
1.5.2 fpga选择的方法
1.6 ip核简介
1.7 eda技术的发展趋势
1.7.1 可编程逻辑器件的发展趋势
1.7.2 ead软件开发工具的发展趋势
1.7.3 设计输入方式的发展趋势
第2章vhdl硬件描述语言
2.1 hdl简介
2.1.1 代表性的hdl语言
2.1.2 vhdl程序结构
2.1.3 程序包
2.1.4 库
2.1.5 实体和结构体
2.1.6 配置
2.2 vhdl基本要素
2.2.1 标识符
2.2.2 数据对象
2.2.3 数据类型
2.2.4 用户自定义的数据类型
2.2.5 数据类型的转换
2.2.6 操作符
2.2.7 函数类属性
2.3 vhdl的主要语句及应用
2.3.1 进程
2.3.2 过程及其函数
2.3.3 顺序描述语句
2.3.4 信号赋值语句
2.3.5 component语句和component instant语句
2.3.6 generic语句和generate语句
第3章 典型vhdl设计实例
3.1 组合逻辑电路设计
3.1.1 逻辑门电路设计
3.1.2 常用编码器设计
3.1.3 常用译码器设计
3.1.4 数据选择器设计
3、1.5 数据分配器设计
3.1.6 数值比较器设计
3.1.7 算术运算单元电路设计
3.2 时序逻辑电路设计
3.2.1 常用触发器设计
3.2.2 常用数码寄存器设计
3.2.3 常用计数器设计
3.3 有限状态机设计
3.3.1 有限状态机的建模
3.3.2 状态编码
3.3.3 mealy型状态机设计
3.3.4 moore型状态机设计
3.4 存储器设计
3.4.1 只读存储器(rom)的设计
3.4.2 随机存储器(ram)的设计
3.4.3 顺序存取存储器的设计
第4章 典型数字系统的设计
4.1 数字系统概述
4.2 数码管动态显示扫描电路原理及设计
4.2.1 数码管动态显示扫描电路原理
4.2.2 采用vhdl描述的动态显示扫描电路
4.3 乘法器的原理及设计
4.3.1 乘法器工作原理
4.3.2 采用vhdl描述的乘法器
4.4 除法器的原理及设计方法
4.4.1 除法器的工作原理
4.4.2 用vhdl描述的除法器
4.5 简易cpu工作原理及设计方法
4.5.1 简易cpu的工作原理
4.5.2 采用vhdl描述的alu
4.6 交通信号灯控制器原理及设计
4.6.1 交通信号灯控制器原理
4.6.2 交通信号灯的vhdl描述
4.7 数字频率计的原理及设计
4.7.1 数字频率计的原理
4.7.2 数字频率计的vhdl描述
4.8 数字信号发生器的原理及设计
4.8.1 数字信号发生器(13ds)的原理
4.8.2 数字信号发生器(dds)的vhdl描述
第5章quartusⅱ7.o开发系统
5.1 quartusⅱ7.0开发系统简介
5.1.1 quartusⅱ7.0开发系统的特性
5.1.2 quartusⅱ7.0开发系统的安装
5.1.3 quartusⅱ7.0开发系统的软件许可配置
5.1.4 quartusⅱ7.0开发系统的设计流程
5.2 设计输入
5.2.1 建立设计工程
5.2.2 原理图设计文件
5.2.3 vhdl设计文件
5.2.4 设计约束文件
5.3 综合与编程
5.1 综合参数控制
5.3.2 rtl查看器和状态机查看器
5.3.3 渐进式综合
5.3.4 多样化编程
5.4 设计仿真
5.4.1 仿真波形文件
5.4.2 仿真
5.5 signaltapⅱ逻辑分析器
5.5.1 设置和运行signaltapⅱ逻辑分析器
5.5.2 渐进式编译使用signaltapⅱ逻辑分析器
5.5.3 分析signaltapⅱ数据
5.6 设计实例
5.6.1 建立设计工程
5.6.2 建立源文件
5.6.3 编译设计
5.6.4 引脚锁定
5.6.5 仿真设计
5.6.6 编程和配置
第6章sopc系统简介
6.1 概述
6.1.1 soc简介
6.1.2 sopc技术
6.2 典型的sopc系统处理器
6.2.1 altera公司的niosⅱ软核处理器
6.2.2 xilinx公司的powerpc硬核处理器
6.2.3 xilinx公司的microblaze软核处理器
6.2.4 lattice公司的latticemico 32软核处理器
6.3 典型的sopc系统开发工具
6.3.1 altera公司的sopc开发工具
6.3.2 xilinx公司的sopc开发工具
6.3.3 lattice公司的sopc开发工具
6.4 支持niosⅱ系统的fpga器件
6.4.1 cyclone系列fpga器件
6.4.2 cycloneⅱ系列fpga器件
6.4.3 cycloneⅲ系列fpga器件
6.4.4 stratixⅱ系列fpga器件
6.4.5 stratixⅱgx系列fpga器件
6.5 支持microblaze软核和powerpc硬核的fpga器件
6.5.1 spartan-3系列fpga概述
6.5.2 spartan-3系列fpga结构特性
6.5.3 spartan-3系列fpga的iob结构特性
6.5.4 spartan-3系列fpga的clb结构特性
6.5.5 sdartan-3系列fpga的ram结构特性
6.5.6 spartan-3系列fpga的时钟网络特性
6.5.7 spartan-3系列fpga的布线资源特性
……
第7章niosⅱ嵌入式处理器及总线接口
第8章niosⅱ系统嵌入式外设
第9章niosⅱ系统设计
第10章 一体化eda开发工具
展开全部
商品评论(0条)
暂无评论……
书友推荐
本类畅销
浏览历史
编辑推荐
返回顶部
中图网
在线客服