读书月福利
欢迎光临中图网 请 | 注册
> >
微机原理与接口技术第二版

微机原理与接口技术第二版

出版社:人民邮电出版社出版时间:暂无
中 图 价:¥23.8(7.0折) 定价  ¥34.0 登录后可看到会员价
暂时缺货 收藏
运费6元,满69元免运费
?快递不能达地区使用邮政小包,运费14元起
云南、广西、海南、新疆、青海、西藏六省,部分地区快递不可达
本类五星书更多>
微信公众号

微机原理与接口技术第二版 版权信息

微机原理与接口技术第二版 内容简介

本书是《微机原理与接口技术》的第二版。本版本根据微处理器的*新发展(超线程技术、双核技术),从Intel系列微处理器整体着眼,又落实到*基本、*常用的8086处理器,介绍了微机系统原理、Intel系列微处理器结构、8086指令系统和汇编语言程序设计、主存储器及与CPU的接口、输入输出、中断以及常用的微机接口电路和数模(D/A)转换与模数(A/D)转换接口。本修订版根据教学改革的要求与授课教师的意见,作了必要的精简与修改。全书观点新、实用性强。.

微机原理与接口技术第二版 目录

第1章 概述 
1.1 IA-32结构的概要历史 
1.1.1 8086 
1.1.2 80386
1.1.3 80486
1.1.4 奔腾(Pentium) 
1.1.5 P6系列处理器 
1.1.6 奔腾II 
1.1.7 奔腾III 
1.1.8 Intel Pentium 4处理器 
1.1.9 Intel超线程处理器 
1.1.10 Intel双核技术处理器 
1.2 计算机基础 
1.2.1 计算机的基本结构 
1.2.2 常用的名词术语和二进制编码 
1.2.3 指令程序和指令系统 
1.2.4 初级计算机 
1.2.5 简单程序举例 
1.2.6 寻址方式 
1.3 计算机的硬件和软件 
1.3.1 系统软件 
1.3.2 应用软件 
1.3.3 支撑(或称为支持)软件 
1.4 微型计算机的结构 
1.4.1 微型计算机的外部结构 
1.4.2 微型计算机的内部结构 
1.5 多媒体计算机 
1.5.1 人机接口 
1.5.2 多媒体计算机的主要功能 
1.5.3 多媒体计算机的组成 
习题 
第2章 IA-32结构微处理器与8086
2.1 IA-32微处理器是8086的延伸
2.1.1 8086功能的扩展
2.1.2 8086性能的提高 
2.2 8086的功能结构 
2.3 8086微处理器的执行环境 
2.3.1 基本执行环境概要 
2.3.2 基本的程序执行寄存器 
2.3.3 存储器组织 
习题 
第3章 8086指令系统 
3.1 基本数据类型
3.1.1 字、双字的对齐 
3.1.2 数字数据类型
3.1.3 指针数据类型
3.1.4 串数据类型 
3.2 8086的指令格式
3.3 8086指令的操作数寻址方式 
3.3.1 立即数 
3.3.2 寄存器操作数
3.3.3 存储器操作数
3.3.4 I/O端口寻址
3.4 8086的通用指令
3.4.1 数据传送指令
3.4.2 二进制算术指令
3.4.3 十进制算术指令 
3.4.4 逻辑指令
3.4.5 移位和循环移位指令
3.4.6 控制传送指令
3.4.7 串指令 
3.4.8 标志控制操作
3.4.9 段寄存器指令 
3.4.10 杂项指令
习题 
第4章 汇编语言程序设计
4.1 汇编语言的格式
4.1.1 8086汇编语言程序的一个例子
4.1.2 8086汇编语言源程序的格式
4.2 语句行的构成
4.2.1 标记(Token) 
4.2.2 符号(Symbol) 
4.2.3 表达式(Expressions) 
4.2.4 语句(Statements) 
4.3 指示性语句(Directive Statements)
4.3.1 符号定义语句 
4.3.2 数据定义语句 
4.3.3 段定义语句 
4.3.4 过程定义语句
4.3.5 结束语句 
4.4 指令语句
4.4.1 指令助记符 
4.4.2 指令前缀 
4.4.3 操作数寻址方式 
4.4.4 串操作指令 
4.5 汇编语言程序设计及举例
4.5.1 算术运算程序设计(直线运行程序)
4.5.2 分支程序设计 
4.5.3 循环程序设计
4.5.4 字符串处理程序设计
4.5.5 码转换程序设计 
4.5.6 有关I/O的DOS功能调用 
4.5.7 宏汇编与条件汇编 
习题 
第5章 处理器总线时序和系统总线
5.1 8086的引脚功能 
5.2 8086处理器时序 
5.3 系统总线 
5.3.1 概述 
5.3.2 PC总线
5.3.3 ISA总线
5.3.4 PCI总线 
5.3.5 USB总线 
习题
第6章 存储器 
6.1 半导体存储器的分类 
6.1.1 RAM的种类 
6.1.2 ROM的种类
6.2  读写存储器RAM 
6.2.1 基本存储电路
6.2.2 RAM的结构 
6.2.3 RAM与CPU的连接
6.2.4 64K位动态RAM存储器
6.3 现代RAM 
6.3.1 内存条的构成 
6.3.2 扩展数据输出动态随机访问存储器EDO DRAM 
6.3.3 同步动态随机访问存储器SDRAM 
6.3.4 突发存取的高速动态随机存储器Rambus DRAM
6.4 只读存储器(ROM)
6.4.1 掩模只读存储器 
6.4.2 可擦除的可编程序的只读存储器EPROM 
习题 
第7章 输入和输出
7.1 概述 
7.1.1 输入输出的寻址方式 
7.1.2 CPU与I/O设备之间的接口信息 
7.1.3 CPU的输入输出时序 
7.1.4 CPU与接口电路间数据传送的形式 
7.1.5 IBM PC的外设接口与现代PC的外设接口 
7.2 CPU与外设数据传送的方式 
7.2.1 查询传送方式 
7.2.2 中断传送方式 
7.2.3 直接数据通道传送(DMA)
7.3 DMA控制器 
7.3.1 主要功能
7.3.2 8237的结构 
7.3.3 8237的工作周期 
7.3.4 8237的引线
7.3.5 8237的工作方式 
7.3.6 8237的寄存器组和编程
习题
第8章 中断 
8.1 概述 
8.1.1 为什么要用中断
8.1.2 中断源 
8.1.3 中断系统的功能
8.2 *简单的中断情况
8.2.1 CPU响应中断的条件
8.2.2 CPU对中断的响应
8.3 中断优先权 
8.3.1 用软件确定中断优先权 
8.3.2 硬件优先权排队电路
8.4 8086的中断方式
8.4.1 外部中断 
8.4.2 内部中断 
8.4.3 中断向量表
8.4.4 8086中的中断响应和处理过程
8.5 中断控制器Intel 8259A
8.5.1 功能 
8.5.2 结构 
8.5.3 8259A的引线
8.5.4 8259A的中断顺序 
8.5.5 8259A的编程
8.5.6 8259A的工作方式
习题
第9章 计数器和定时器电路Intel 8253/8254-PIT 
9.1 概述 
9.1.1 主要功能 
9.1.2 8253-PIT的内部结构
9.1.3 8253-PIT的引线
9.2 8253-PIT的控制字
9.3 8253-PIT的工作方式 
9.3.1 方式0—计完*后一个数时中断 
9.3.2 8253-PIT工作方式小结 
9.4 8253-PIT的编程 
9.5 8254-PIT
习题 
第10章 并行接口芯片
10.1 可编程的并行输入/输出接口芯片8255A-5的结构
10.2 方式选择 
10.2.1 “方式”选择控制字 
10.2.2 方式选择举例 
10.2.3 按位置位/复位功能
10.3 方式0的功能 
10.3.1 方式0的基本功能 
10.3.2 方式0的时序
10.4 方式1的功能 
10.4.1 主要功能 
10.4.2 方式1输入 
10.4.3 方式1输出 
10.5 方式2的功能 
10.5.1 主要功能 
10.5.2 时序
10.5.3 方式2的控制字 
10.6 8255A应用举例 
习题 
第11章 串行通信及接口电路 
11.1 串行通信
11.1.1 概述 
11.1.2 串行接口标准EIA RS-232C接口
11.2 Intel 8251A可编程通信接口 
11.2.1 8251的基本性能 
11.2.2 8251的方框图 
11.2.3 接口信号
11.2.4 8251的编程
11.2.5 8251应用举例 
习题 
第12章 数模(D/A)转换与模数(A/D)转换接口 
12.1 模拟量输入与输出通道
12.1.1 模拟量输入通道的组成
12.1.2 模拟量输出通道的组成
12.2 数模(D/A)转换器 
12.2.1 D/A转换的基本原理
12.2.2 D/A转换器的主要技术指标
12.2.3 典型的D/A转换器芯片 
12.3 D/A转换器与微处理器的接口 
12.3.1 8位D/A转换芯片与CPU的接口 
12.3.2 12位D/A转换芯片与CPU的接口 
12.4 模数(A/D)转换器 
12.4.1 A/D转换的基本原理 
12.4.2 A/D转换器的主要技术指标
12.4.3 A/D转换器与系统连接的问题 
12.4.4 典型的A/D转换芯片 
12.5 A/D转换器与微处理器的接口
12.5.1 8位A/D转换芯片与CPU的接口
12.5.2 12位A/D转换芯片与CPU的接口 
12.6 D/A、A/D转换应用举例 
12.6.1 D/A转换举例
12.6.2 A/D转换举例 
习题
第13章 IA-32微处理器 
13.1 IA-32处理器的功能结构 
13.1.1 80386的功能结构
13.1.2 80486的功能结构
13.2 IA-32结构微处理器的指令系统的发展
13.3 IA-32结构微处理器的性能发展
13.3.1 IA-32的流水线结构简介
13.3.2 Cache
13.4 IA-32结构微处理器的执行环境
13.4.1 操作模式
13.4.2 基本执行环境概要 
13.4.3 存储器组织
13.4.4 基本的程序执行寄存器 
13.4.5 X87 FPU结构
13.5 IA-32 处理器的工作方式
13.6 保护虚地址方式
13.6.1 保护方式下的寻址机制 
13.6.2 全局描述符表和局部描述符表 
13.6.3 描述符 
13.6.4 选择子
13.6.5 段描述符的高速缓冲寄存器 
13.6.6 IA-32微处理器中的特权级 
13.6.7 任务切换 
13.7 虚拟存储器管理与IA-32微处理器的MMU单元 
13.7.1 虚拟存储器概念 
13.7.2 Intel IA-32结构微处理器的存储管理单元 
习题
展开全部
商品评论(0条)
暂无评论……
书友推荐
编辑推荐
返回顶部
中图网
在线客服